D09E-24PG
2016/8/2 8:58:16
0 人气:0
- 型号:D09E-24PG
- 数量:1000
- 制造商:上海曦龙电气设备有限公司
- 有效期:2017/8/2 0:00:00
D09E-24PG
工业风扇代理销售:
联系人:程先生
手机:139188-64473
手机:139188-64473
QQ:937926739
固话:021-6131-6707
固话:021-6131-8625
风机外壳或电机外壳的接地必须可靠;
禁止反方向旋转,禁止超额定电流运行,禁止缺相运行;
禁止在运转中维护风机。
风机允许全压起动或降压起动,但应注意,全压起动时的电流约为5~7倍的额定电流,降压起动转距与电流平方成正比,当电网容量不足时,应采用降压起动。(当功率大于11KW时,宜采用降压起动。)风机在试车时,应认真阅读产品说明书,检查接线方法是否同接线图相符;应认真检查供给风机电源的工作电压是否符合要求,电源是否缺相或同相位,所配电器元件的容量是否符合要求。
试车时人数不少于两人,一人控制电源,一人观察风机运转情况,发现异常现象立即停机检查;首先检查旋转方向是否正确;风机开始运转后,应立即检查运转电流是否平衡、电流是否超过额定电流;若不有正常现象,应停机检查。运转五分钟后,停机检查风机是否有异常现象,确认无异常现象再开机运转。
双速风机试车时,应先起动低速,并检查旋转方向是否正确;起动高速成时必须待风机静止后再起动,以防高速反向旋转,引起开关跳闸及电机受损。
风机达到正常转速时,应检测风机输入电流是否正常,风机的运行电流不能超过其额定电流。若运行电流超过其额定电流,应检查供给风机的电压是否正常。
风机所需电机功率是指在一定工况下,对离心风机和风机箱,进风口全开时所需功率较大。若进风口全开进行运转,则电机有损坏的可能。风机试车时将风机进口或出口管路上的阀门关闭,运转后将阀门渐渐开启,达到所需工况为止,并注意风机的运转电流是否超过额定电流。
喘振条件
1、风机的工作点落在具有驼峰形Q-H性能曲线的不稳定区域内;
2、风道系统具有足够大的容积,它与风机组成一个弹性的空气动力系统;
3、整个循环的频率与系统的气流振荡频率合拍时,产生共振。
a、风机的基础要求水平、坚固,且基础高度≥200mm。
b、风机与风管采用软管(柔性材料且不燃烧)连接,长度不宜小于200mm、管径与风机进出口尺寸相同。为保证软管在系统运转过程中不出现扭曲变形,应安装的松紧适度。对于装在风机吸入端的帆布软管,可安装稍紧些,防止风机运转时被吸入,减少帆布软管的截面尺寸。
c、风机的钢支架必须固定在混凝土基础上,风机其钢支架与基础之间必须增加橡胶减振垫。全部风机及电动机组件都安装在整块的钢支架上,钢地架安装在基础顶部的减振垫上,减振垫用多孔型橡胶板。
d、风机出口的管径只能变大、不能变小,后出风口要安装防虫网,偏向上出风时须增加风雨帽。
如前所述,isp由编程实现八分频电路、地址计数器电路以及并/串转换电路的功能。在这里对isp编程采用原理图设计法,即先设计出满足上述功能的原理图,然后生成JEDEC形式的熔丝图,再写入isp器件中。
我们使用的绘制原理图的软件为OrCAD System公司的OrCAD/SDT IV。需要注意的是,因为要使用OrCAD Systems公司的WDOWNLD软件包进行对ispLSI1016的编程写入,所以在绘图时要采用库LSC.LIB(Lattice Semiconductor Corporation Library)中的元件。也就是说,要使用LSC库中基本逻辑门和D触发器来绘制出具有上述三种功能的isp编程原理图。在原理图绘制完毕之后,就可以用OrCAD/SDT IV中的网络表制作功能生成网络表.EDN文件,此时还可使用OrCAD/VST进行数字电路的逻辑模拟。在电路连接网表文件生成以后,就可以使用pDS+ OrCAD Software软件包生成JEDEC形式的熔丝图文件了。有关pDS+ OrCAD Software的资料请参考文献[4]。当具有标准JEDEC格式的熔丝图文件生成以后,就可以使用WDOWNLD软件包(即DOWNLOAD for Windows)对isp器件进行编程写入了。下载电缆线是专用的ispDOWNLOAD CABLE,它的一端是25针的并行接口,另一端是一个8脚的插座。对WDOWNLOAD软件感兴趣的读者请参考相关的资料。
经过上述步骤,pLSI/ispLSI1016就成为一个具有一定功能的逻辑器件了,我们也就可以在系统电路板上使用它了。
总之,美国Lattice 公司将“在系统可编程(isp)”技术应用到高密度可编程器件中,形成既有可编程逻辑器件(PLD)的性能与特点,又有现场可编程逻辑阵列(FPGA)高密度和灵活性的在系统可编程逻辑器件。本设计就是对这种器件进行了一定的开发及应用,设计出一种通用数字信号源。有关isp器件的开发及应用还值得我们作进一步的探索。
摘要:用ALTERA公司MAX7000系列CPLD芯片实现单片机与PC104 ISA总线接口之间的并行通信,给出系统设计方法及程序源代码。包括通信软件和AHDL设计部分。
关键词:CPLD ISA总线 并行通信
CPLD(Complex Programmable Logic Device)是一种复杂的用户可编程逻辑器件,由于采用连续连接结构。这种结构易于预测延时,从而电路仿真更加准确。CPLD是标准的大规模集成电路产品,可用于各种数字逻辑系统的设计。近年来,由于采用先进的集成工艺和大批量生产,CPLD器件成本不断下降,集成密度、速度和性能大幅度提高,一个芯片就可以实现一个复杂的数字电路系统;再加上使用方便的开发工具,使用CPLD器件可以极大地缩短产品开发周期,给设计、修改带来很大方便[1]。本文以ALTERA公司的MAX7000系列为例,实现MCS51单片机与PC104 ISA总线的并行通信。采用这种通信方式,数据传输准确、高速,在12 MHz晶振的MCS51单片机控制的数据采集系统中,可以满足与PC104 ISA总线接口实时通信的要求,通信速率达200 Kbps。
1 系统总体设计方案
本系统用CLPD实现单片机与PC104 ISA总线接口的并行通信。由于PC104主要完成其它方面的数据采集工作,只是在空闲时才能接收单片机送来的数据,所以要求双方通信的实时性很强,但数据量不是很大。因此,在系统设计中单片机中断方式接收数据,PC104采用查询方式接收数据。系统设计方案如图1所示。
在图1单片机部分,D[0..7]是数据总线,A[0..15]是地址总线,RD和WR分别是读写信号线,INT0是单片机的外部中断。当单片机的外部中断信号有效时,单片机接收数据。
在CPLD部分,由一片MAX7000系列中的EPM7128LSC84来实现,用来完成MCS51与PC104ISA总线接口之间的数据传输、状态查询及延时等待。
在PC104 ISA部分,只用到ISA的8位数据总线D[0..7],A[0..9]是PC104的地址总线;IOW和IOR是对指定设备的读写信号;AEN是允许DMA控制地址总线、数据总线及读写命令线进行DMA传输,及对存储器和I/O设备的读写;IOCHRDY是I/O就绪信号,I/O通道就绪为高,此时处理机产生的存储器读写周期为4个时钟周期,产生的I/O读写周期和DMA字节传输均需5个时钟周期,MCS51通过置此信号为低电平来使CPU插入等待周期,从而延长I/O周期;SYSCLK是系统时钟信号,是为了与外部设备保持同步;RESETDR是上电复位或系统初始化逻辑,是系统总清信号。
2 基于MAX+plus II的硬件实现
本系统是用ALTERA公司的CPLD开发工具MAX+plusII。它支持多种输入方式,给设计开发提供了极大的方便。系统的主体部分仍是用原理图输入方式。由于库中提供了现在的芯片,所以使用很方便。原理图输入部分如图2和图3所示。图2主要完成单片机与ISA接口通信中的数据传输和握手判断。
- 电话:13918864473
- 传真:021-61318625
- email:937926739@qq.com
上一篇:苏州迅鹏WPHC-C手操器
手机扫描二维码分享本页
工控宝APP下载安装
工控速派APP下载安装
评价: | 一般 | ||